摘要:針對人工神經(jīng)網(wǎng)絡計算密集型和數(shù)據(jù)密集型的計算特點,在分析了當前常見的硬件加速架構(gòu)的基礎上,提出了一種可重構(gòu)眾核加速陣列的邏輯結(jié)構(gòu),包括規(guī)則控制層、數(shù)據(jù)緩存層和乘加算粒層,在數(shù)據(jù)緩存層上還構(gòu)建片上網(wǎng)絡,實現(xiàn)數(shù)據(jù)在各處理節(jié)點之間的流動。該結(jié)構(gòu)突破了馮諾依曼內(nèi)存墻的問題,實現(xiàn)了計算存儲一體化的近數(shù)據(jù)計算。
注:因版權(quán)方要求,不能公開全文,如需全文,請咨詢雜志社