摘要:針對(duì)分段電流舵數(shù)/模轉(zhuǎn)換器(Digital-to-Analog Converter,DAC),通過(guò)理論分析和推導(dǎo),研究電流源陣列系統(tǒng)失配誤差和寄生效應(yīng)對(duì)非線性的影響,采用電流源陣列Q^N旋轉(zhuǎn)游走版圖布局方案,能夠減小電流源系統(tǒng)失配的一次誤差,而且版圖布線簡(jiǎn)單,由寄生效應(yīng)引起的電流源失配較小,利于DAC非線性的優(yōu)化.基于0.18μm CMOS,采用"6+4"的分段結(jié)構(gòu),設(shè)計(jì)了一種10位500MS/s分段電流舵DAC,流片測(cè)試結(jié)果表明,在輸入頻率為1.465MHz,采樣速率為500MS/s的條件下,無(wú)雜散動(dòng)態(tài)范圍(Spurious Free Dynamic Range,SFDR)為64.9dB,有效位數(shù)(Effective Number of Bits,ENOB)為8.8 bit,微分非線性誤差(Differential Non-linearity,DNL)和積分非線性誤差(Integral Non-linearity,INL)分別為0.77LSB和1.12LSB.
注:因版權(quán)方要求,不能公開全文,如需全文,請(qǐng)咨詢雜志社